用户工具

站点工具


edastudy:tessent:tessent_occ

差别

这里会显示出您选择的修订版和当前版本之间的差别。

到此差别页面的链接

两侧同时换到之前的修订记录前一修订版
后一修订版
前一修订版
edastudy:tessent:tessent_occ [2025/04/15 15:43] – [3. Parent mode] user01edastudy:tessent:tessent_occ [2025/04/15 16:01] (当前版本) – [3. Parent mode] user01
行 83: 行 83:
 Parent-mode, 父OCC只做时钟function clk 与shift clk之间进行切换,不做OCC的pluse gateing(这部分由child-OCC来实现) Parent-mode, 父OCC只做时钟function clk 与shift clk之间进行切换,不做OCC的pluse gateing(这部分由child-OCC来实现)
  
 +tile parent mode OCC + child OCC, 类似于OCC复制
  
-parent-mode使用场景: \\ +**非SSN场景**\\ 
-  非SSN场景,parent mode OCC, 输出funtion clk & shift clk mux好后的时钟给child OCC, 可以节省一根shift clock线。\\ +top parent mode OCC + n个tile内部child OCC,无需单独shift clock线到tile,tile内部也不单独check shift timing \\ 
-  对于相同时钟且多个tile集成的系统可以这种方式。\\ + 
-  一个parent OCC + 多个tile,减少在顶层单独收shift timing时tile内部用单独check shift timing+如果多top parent mode OCC(频率不同) + tile child OCCfunction模式下不同频率时钟为异步关系,切换到shift模式下全为shift钟,scan register单chain存在skew,需要插入latch 
 + 
 + 
 +**SSN场景**\\ 
 +shfit clock都是走tile内部(由SSH产生),intest时考虑tile与tile之间的shift clock skew差异,这时用标准OCC是最好的
  
 ===== - Child OCC ===== ===== - Child OCC =====
edastudy/tessent/tessent_occ.1744703001.txt.gz · 最后更改: 2025/04/15 15:43 由 user01

Donate Powered by PHP Valid HTML5 Valid CSS Driven by DokuWiki